BCD计数器是一种特殊类型的数字计数器,在应用锁定信号时可以计数到10个
我们之前看到,切换T型触发器可以作为个体使用除以两个计数器。如果我们将串联链中的几个触发器触发器连接在一起,我们就可以生成一个数字计数器,用于存储或显示特定计数序列发生的次数。
时钟T型触发器充当二进制二分频计数器,在异步计数器中,一个计数级的输出为下一级提供时钟脉冲。然后触发器计数器具有两种可能的输出状态,并且通过添加更多触发器级,我们可以进行2分频 N 计数器。但是4位二进制计数器的问题在于它们从 0000 到 1111 。这是从0到15的十进制。 要使数字计数器从1到10计数,我们需要让计数器只计算二进制数 0000 到 1001 。这是十进制的0到9,幸运的是,对于我们来说,计数电路很容易作为集成电路使用,其中一个这样的电路是异步74LS90十进制计数器。 数字计数器向上计数在应用时钟信号时从零到一些预定的计数值。一旦达到计数值,重置它们会使计数器返回到零以重新开始。 十进制计数器以十进制计数,然后在计数九之后返回到零。显然要计算二进制值9,计数器必须在其链中至少有四个触发器来表示每个十进制数字,如图所示。 BCD计数器状态图 然后十年计数器有四个触发器和16个潜在状态,其中只有10个被使用,如果我们连接一系列计数器我们可以计算到100或1,000或我们选择的最终计数。 计数器可以计数的总计数称为 MODULUS 。在n计数后返回到零的计数器称为模数计数器,例如模8(MOD-8)或模16(MOD- 16)计数器等,对于“n位计数器”,整个计数范围从 0 到 2n-1 。 但正如我们在异步计数器教程中看到的那样,一个计数器在十次计数之后重置,从二进制 0000 (十进制“0”)到 1001的10分频计数序列(十进制“9”)简称为“二进制编码十进制计数器”或BCD计数器,MOD-10计数器可以使用最少四个切换翻转 - 翻牌。 它被称为BCD计数器,因为它的十个状态序列是BCD码的序列,并且没有常规模式,这与直接二进制计数器不同。然后,诸如74LS90的单级BCD计数器从十进制0到十进制9计数,因此能够计数最多九个脉冲。另请注意,数字计数器可能会向上计数或向下计数或向上和向下计数(双向),具体取决于输入控制信号。 二进制编码十进制代码8421代码由四个二进制数字组成。 8421指定是指所使用的四位数或位的二进制权重。例如,2 3 = 8,2 2 = 4,2 1 = 2和2 0 = 1 。 BCD代码的主要优点是它允许在十进制和二进制数字形式之间轻松转换。 74LS90 BCD计数器 74LS90集成电路基本上是MOD-10十年计数器,产生BCD输出代码。 74LS90由四个内部连接的主从JK触发器组成,提供MOD-2(计数到2)计数器和MOD-5(计数到5)计数器。 74LS90有一个由 CLK A 输入驱动的独立触发JK触发器和三个触发JK触发器,形成由 CLK B 输入驱动的异步计数器,如图所示。 74LS90 BCD计数器 计数器四个输出由字母符号 Q ,其数字下标等于BCD计数器电路代码中相应位的二进制权重。例如, Q A , Q B , Q C 和 Q D 。 74LS90计数序列在时钟信号的下降沿触发,即时钟信号 CLK 从逻辑1(高电平)变为逻辑0(低电平)。 输入 S时,附加输入引脚 R 1 和 R 2 是计数器“复位”引脚 1 和 S 2 是“设置”引脚。当连接到逻辑1时,复位输入 R 1 和 R 2 将计数器复位回零,0 ( 0000 ),当设置输入 S 1 和 S 2 时连接到逻辑1,他们将计数器设置为最大值,或9( 1001 ),无论实际计数或位置如何。 正如我们之前所说,74LS90计数器由在同一个包中的2分频计数器和5分频计数器。然后我们可以使用任一计数器来产生仅2分频频率计数器,仅使用5分频频率计数器或两者一起产生我们所需的10分频BCD计数器。 如果时钟信号施加到输入引脚14( CLK A )并且输出采用4个触发器组成5分频计数器部分禁用从引脚12( Q A )开始,我们可以生成一个标准的2分频二进制计数器,用于分频电路,如图所示。 74LS90 2分频计数器 要生成标准的5分频计数器,我们可以禁用上面的第一个触发器,将时钟输入信号直接施加到引脚1( CLK B ),输出信号取自引脚11( Q D )如图所示。 74LS90 5分频计数器 请注意,使用5分频计数器配置时,输出波形不对称但具有4:1标记空间比。即四个输入时钟信号产生一个LOW或逻辑“0”输出,第五个输入时钟信号产生一个HIGH或逻辑“1”输出。 产生一个10分频BCD十进制计数器,使用两个内部计数器电路,给出2倍的5分频值。由于触发器“A”的第一个输出 Q A 没有内部连接到后续级,因此可以通过以下方式扩展计数器以形成4位BCD计数器:将此 Q A 输出连接到 CLK B 输入,如图所示。 74LS90 Divide -by-10 Counter 然后我们可以看到BCD计数器是从算起的二进制计数器0000 到 1001 然后重置,因为它能够在第九次计数后清除所有触发器。如果我们将按钮开关( SW 1 )连接到时钟输入 CLK A ,每次按钮开关是释放柜台将算一个。如果我们将发光二极管(LED)连接到输出端子, Q A , Q B , Q C 和 Q D ,如图所示,我们可以查看二进制编码的十进制计数。 74LS90 BCD十年计数器 按钮开关的连续应用, SW 1 将计数增加到9,1001。在第十次应用中输出 ABCD 将重置为零以启动新的计数序列。使用这样的MOD-10轮数脉冲,我们可以使用十进制计数器来驱动数字显示。 如果我们想要使用七段显示器显示计数序列,BCD输出需要是在显示之前适当解码。可以解码74LS90 BCD计数器的四个输出并点亮所需显示段的数字电路称为解码器。 驾驶显示器 对我们来说幸运的是,某人已经设计并开发了一个BCD到7段显示解码器IC,例如74LS47就可以做到这一点。 74LS47有四个输入,用于BCD数字 A , B , C 和 D 以及每个输入的输出七段显示器的各个部分。 请注意,标准7段LED显示屏通常有八个输入连接,一个用于每个LED段,另一个用作所有内部显示器的公共端子或连接段。某些显示器还有一个小数点(DP)选项。 74LS47 BCD到7段驱动程序 74LS47显示解码器接收BCD码并产生必要的信号以激活适当的LED段,负责显示所施加的脉冲数。由于74LS47解码器设计用于驱动共阳极显示器,因此LOW(逻辑0)输出将照亮LED段,而HIGH(逻辑1)输出将其“关闭”。正常运行时, LT (灯测试), BI / RBO (消隐输入/纹波消隐输出)和 RBI (纹波消隐输入)必须全部打开或连接到逻辑1(高电平)。 请注意,虽然74LS47具有低电平有效输出,旨在解码共阳极7段LED显示,74LS48解码器/驱动器IC除了具有用于解码共阴极7段显示器的有效HIGH输出之外,它们完全相同。因此,根据7段LED显示器的类型,您可能需要74LS47或74LS48解码器IC。 74LS47二进制编码的十进制输入可以连接到74LS90 BCD计数器的相应输出每次按下 SW1 按钮时,显示7段显示屏上的计数序列。通过改变按钮和10kΩ电阻的位置,可以在按钮开关的激活或释放时改变计数, SW1 。 最终的4位BCD计数器电路 请注意,7段显示器由7个独立的发光二极管组成,以形成显示。限制通过七段显示器的电流的最佳方法是使用与七个LED中的每一个串联的限流电阻器,如图所示。但我们可以通过两种方式实现这一目标。 限流电阻 单电阻- 使用单个串联限流电阻, R 。如果您不是特别关注恒定的显示亮度,那么这是控制7段显示的最简单和最简单的选择。 LED发出的光量随着通过设备的电流而变化。流过电阻器的电流在多个显示段之间共享。那么显示器的亮度现在取决于同时照亮多少段。 多个电阻器- 每个段都有自己的限流电阻,如上面的简单BCD计数器电路所示。 通常,7段显示器需要大约12到20毫安来照亮这些段,因此选择限流电阻器的电阻值(全部将是相同的)以将电流限制在这些值内。请注意,如果以40mA及以上的电流驱动,有些显示器可能会被破坏。 这里的优点是特定LED段的亮度不依赖于其他六个LED的状态,使显示器的亮度恒定。可以选择限流电阻的值以提供正确的亮度,因为环境光量也将决定所需的LED强度。 我们的电路显示了一个简单的0到9数字计数器使用74LS90 BCD计数器和74LS47 7段显示驱动程序。为了计算10以上并产生2位数的十进制计数器和显示器,我们需要将两个独立的十分计数器级联在一起。一个2位BCD计数器将从00到99(0000 0000到1001 1001)以十进制计数,然后重置回00.请注意,尽管它是一个2位计数器,但值代表来自 A 到 F 在此代码中无效。 同样,如果我们想从0到999(0000 0000 0000到1001 1001 1001)计数,那么三级联十年计数器是必需的。实际上,可以简单地通过将各个BCD计数器电路级联在一起来构建多十个计数器,每个十年一个,如图所示。 2位BCD计数器从00到99 BCD计数器摘要 在本教程中,我们看到BCD计数器是一个经历十个状态序列的设备当它被计时并在计数9之后返回0.在上面的简单示例中,输入时钟脉冲来自按钮开关,但计数器可用于计算许多真实世界事件,例如计算移动物体。 然而,可能需要合适的电路来为每个要计数的事件生成电脉冲,因为这些事件可能以离散的时间间隔发生,或者它们可能是完全随机的。 在许多数字电子中电路和应用,数字计数器使用Toggle触发器或任何其他类型的触发器实现,可以连接以提供所需的切换功能,或与使用专用计数IC,如74LS90。二进制计数器是通过二进制序列的计数器,n位二进制计数器由“n”个触发器组成,从0到2n-1计数。 BCD计数器遵循十个序列使用 0000 到 1001 的BCD编号进行状态和计数,然后返回 0000 并重复。这样的计数器必须至少有四个触发器来表示每个十进制数字,因为十进制数字由二进制代码表示,至少有4位给出MOD-10计数。 我们也见过可以使用四个LED或数字显示器显示BCD编码输出。但要显示0到9之间的每个数字需要一个解码器电路,它将二进制编码数字表示转换为每个显示段上的适当逻辑电平。 显示解码器电路可以由组合逻辑元件构成市场上有许多专用集成电路来执行这项功能,例如74LS47 BCD到7段解码器/驱动器IC。 大多数7段显示器通常用于多位数计数应用,所以通过将更多BCD计数器级联在一起,可以构建4位计数器,最大读数为9999。 74LS90 BCD计数器是一种非常灵活的计数电路,可用作分频器或制造通过将适当的输出反馈回IC的复位和置位输入,将任何整数计数从2分为9。为了实现以更高通道速率提供更强大链路的目标,JESD204C 中包含了 FEC 选项。该算法基于.... 星星科技指导员 发表于 06-30 11:09 •
在典型系统中,许多路径流经 RTOS,因此它处于检测和处理错误的良好位置。一般来说,函数的返回值.... 星星科技指导员 发表于 06-29 09:46 • 123次
HT8 UL60730安全库-程序计数器寄存器测试 该设备包含WDT功能,用于防止程序计数器由于某些原因,导致故障或程序序列跳转到未知位置无法控制的外部.... 发表于 06-26 17:38 •
在GCC编译器中和ARM体系结构相关的选项有哪些呢 和ARM体系结构相关的选项这些是为ARM(Advanced RISC Machines)结构定义的“-m”开关:-mapcs-frame 发表于 06-24 15:27 • 635次
频率计的测量基本原理是用一个高精度的时钟源作为此次测量的对比基准源,去对比测量其他被测信号的频率准确.... syn029 发表于 06-24 09:10 • 102次
制作一个Esp32 Youtube订阅者计数器Diy Esp32 Youtube 订阅者计数器第 1 步:零件* 特别是 32* OLED显示屏* 3D 打印案例ES... 发表于 06-23 06:34 • 100次
在现代科技的电子技术中,频率测量是最基本的参数之一,并且与其他的测量的测量方案、测量结果都有十分密切.... syn029 发表于 06-22 09:12 • 130次
单片机MG87FEL52数据手册 MG87FE/L52是- -颗8位的单片机,它的指令集完全兼容工业标准的80C51系列的单片机。有8.... 发表于 06-20 16:31 •
PT8028S电容式触摸控制ASIC概述及主要特性 PT8028S 是一款电容式触摸控制 ASIC,支持 8 通道触摸输入,二进制 BCD 编码和有效按.... batai 发表于 06-20 10:45 • 154次
计数器分频怎么个不稳定法 FPGA生成的DDS数据如何导出到matlab中 答:DR3和RAM一样,是一个存储器件,它的每个内部单元都存储了当前的数据状态值。 明德扬吴老师 发表于 06-20 09:33 • 156次
有一个非常灵活之处,就是在双边沿中心对齐PWM模式中,用户可以设置为单更新模式,也可以设置为双更新模.... 要长高 发表于 06-17 15:51 • 1038次
NY3DxxxA的LED闪烁频率 当 LED 的闪烁频率为 3Hz、6Hz 或 12Hz 时,LED 在 NY3_FDB 与 NY3P.... 发表于 06-14 15:46 •
求一种基于SpinalHDL多端口仲裁的设计方案 1、基于SpinalHDL的多端口仲裁的设计》最低优先级调度 SpinalHDL中关于roundRobin的实现背后原理其实... 发表于 06-10 17:12 • 2802次
Numaker-IoT-M487 ECAP环境测试简介 一、M487 ECAP简介6.15.1 概述M480 系列提供了多达两组的增强型输入捕捉定时器/计数器,以用于检测输入通道边沿信号的... 发表于 06-10 11:18 • 519次
Zeta 的内置散热器可有效去除 SBC 的热量,从而使处理器和所有内部电子设备保持凉爽,从而提.... 星星科技指导员 发表于 06-09 09:54 • 178次
作为嵌入式开发人员,我们有很多工具可以用来测试和验证我们的设计。我已经演示了使用 Cortex-.... 星星科技指导员 发表于 06-08 16:50 • 303次
关于边缘检测工程的问题解答 【问题2.1】计数器练习的9.4节中,第二个计数器的代码为什么是计30个呀?我认为应该是3*(8+1.... 发表于 06-08 08:00 •
使用HT66F45x0 PTM双向捕捉输入应用范例 HT66F45x0 系列 MCU 提供多个定时器模块 (Timer Module -TM),如周期型.... 发表于 06-07 10:59 •
请问如何对CH558 TIMER2计数器的计数溢出进行计数? 问题1 CH558 TIMER2捕捉模式时,对T2EX引脚的脉冲进行捕捉,请问如何对TIMER2计数器的计数溢出进行计数?我做试验... 发表于 06-06 06:06 •
介绍一种利用Arm64架构的System counter来实现提供TSC的方法 x86架构下,我们要想在用户态通过定时器方式来对代码执行时间做衡量可以使用Time Stamp Counter(TSC)寄存器,可精确到C... 发表于 06-02 17:12 • 1318次
APT32S003中CORET应用 本文介绍了在APT32S003中CORET应用,系统定时器 CORET 提供了一个 24 位循环递减.... 发表于 06-02 16:12 •
在APT32S003中COUNTA应用 COUNTA 模块是一个 16 位的计数器/定时器,具有自动重载功能,可以产生一个计数器 A的中.... 发表于 06-02 16:08 •
在APT32S003中使用WWDT的应用范例 基于 APT32S003 完整的库文件系统,可以对 WWDT 进行配置 发表于 06-02 15:35 •
在APT32F102中COUNTA应用 本文介绍了在APT32F102中COUNTA应用,COUNTA 模块是一个 16 位的计数器/定时器.... 发表于 06-02 14:58 •
在APT32F102中CORET应用 系统定时器 CORET 提供了一个 24 位循环递减的计数器,当计数器递减到 0 时,会向中断控.... 发表于 06-02 11:42 •
$$TIMER_FLAG[] 可用于在经过一定时间后触发的中断条件。如果相应的计时器以负值启动,则 $$.... 机器人及PLC自动化应用 发表于 06-01 10:29 • 268次
迷你型plc能够和哪些IO组合,实现自动化控制的目的呢? 说完了数字量IO再说模拟量IO。模拟量的采集型IO有采集电压信号的,有采集电流信号的,还有采集温度信.... 广成CAN总线 发表于 05-16 15:45 • 433次
如何启动演示应用程序和配置IOTA应用程序设置 在尝试创建唯一地址、保护系统免受试图转储密钥或访问资源的黑客攻击时,此类功能至关重要。与此同时,经验.... 星星科技指导员 发表于 05-12 15:13 • 396次
预分频可以以系数介于1至65536之间的任意数值对计数器时钟分频。它是通过一个16位寄存器 (TIM.... 单片机匠人 发表于 05-07 10:38 • 411次
74HC161计数器可以用一个电路实现模进制的转换吗? 生理周期可以看成是一个n进制的计数器,用几只黄色的LED模拟指示(例如:00000→00001→00010→……);目前的问题就是不知道... 发表于 04-29 16:49 • 12040次
本应用笔记描述了一个 SLG46140V 设计,该设计实现了一个带有正交编码器输入的 16 位加/减.... 科技观察员 发表于 04-27 16:26 • 714次
日前,为配合高性能RISC-V处理器昉·天枢Dubhe应用,赛昉科技发布了“赛昉科技Perf性能分析.... 科技绿洲 发表于 04-24 15:48 • 1336次
连线问题好解决,各种换即可,MDK 软件问题,只能说尽量找个稳定的版本了。另外就是 MDK 工程兼容.... 嵌入式ARM 发表于 04-24 10:04 • 263次
每个桥的上半桥和下半桥是是绝对不能同时导通的,但高速的PWM驱动信号在达到功率元件的控制极时,往往会.... 硬件攻城狮 发表于 04-20 11:17 • 539次
arm平台获取CPU和GPU硬件计数器的项目HWCPipe教程 简介 HWCPipe是一个arm平台获取CPU和GPU硬件计数器的项目。 集成 在openharmo.... 发表于 04-13 10:44 •
单片机的原理部分,通过P3口的结构和P1口结构的对比来了解P3口当中的第二功能的使用,P1口主要是具.... 发表于 04-11 12:03 • 3778次
目前常用的单片机中往往都配备了定时器/计数器。在AT89S52芯片内包含有三个16位的定时器/计数器.... MCU开发加油站 发表于 04-10 16:19 • 928次
51单片机的定时器/计数器的工作原理和主要功能 单片机是采用超大规模集成电路技术把具有数据处理能力的中央处理器CPU、存储器RAM、只读存储器ROM.... 发表于 04-09 09:05 • 907次
51单片机的四种工作模式怎么去设置 大家是不是看了很多网上的视频或者文章,他们的建议是不是教你拿一本C语言书看几个月,当真正开始给单片机.... 发表于 04-06 00:40 • 847次
西门子与联华电子合作开发适用于BCD技术平台的工艺设计套件 西门子数字化工业软件与联华电子 (UMC) 近日达成合作,共同开发适用于联华电子 110 纳米和 1.... 半导体芯科技SiSC 发表于 04-02 09:54 • 578次
组件计数器的功能实现教程 介绍 实现组件计数器功能。 导入依赖 方式一: 通过library生成har包,添加har包到lib.... 发表于 04-01 11:09 •
独立看门狗,顾名思义,就是独立的一个看门狗,由其专用低速时钟 (LSI) 驱动,因此,即便在主时钟发.... 硬件攻城狮 发表于 04-01 10:47 • 1365次
曾经从零基础学习单片机的我,到找到相应开发工作花了大概三四个月的时间,当时还是11年,学习条件没有现.... 发表于 03-25 16:16 • 1510次
现代互联网的好处就是什么乱七八糟的资源都能搜集到,但是这个也容易迷惑人,有好处也有坏处,好处是资料很.... 发表于 03-24 15:42 • 504次
Verilog时序逻辑中同步计数器的功能和应用 没有任何寄存器逻辑,RTL设计是不完整的。RTL是寄存器传输级或逻辑,用于描述依赖于当前输入和过去输.... OpenFPGA 发表于 03-15 11:06 • 883次
YL150系列产品概述/特点/应用/功能 YL150产品实现传感器和主机之间的信号采集,用来解码编码器信号。YL150系列产品可应用在 RS-.... 发表于 03-14 08:52 •
没有任何寄存器逻辑,RTL设计是不完整的。RTL是寄存器传输级或逻辑,用于描述依赖于当前输入和过去输.... OpenFPGA 发表于 03-09 15:28 • 853次
如果遇到CPU Exception,我该怎么办 程序跑着跑着打印一串奇奇怪怪没见过的打印,就像下面的打印一样?CPU Exception: NO.2r0: 0x00000014 ... 发表于 03-09 07:29 • 2687次
NY8A051F微控制器概述、特征及应用 NY8A051F是九齐科技股份公司推出的以EPROM为记忆体的8位微控制器,专为多I/O口产品的应用.... 发表于 03-04 11:27 • 679次
对定时器/计数器的控制 0x00 前言抄袭可以得到公之于众的结果,理解过程则可销毁最后的证据。 --涂寐0x01 定时器/计数器的控制一、定时器/计数器的方式控... 发表于 03-02 07:34 • 4922次
使用软件定时器有哪些注意事项呢 什么是软件定时器呢?使用软件定时器有哪些注意事项呢? 发表于 03-01 06:48 • 257次
数字时钟电路原理图分析 数字钟的计数电路是用两个六十进制计数电路和一个十二进制计数电路实现的,但是考虑到对74LS90比较.... 发表于 02-28 15:19 • 5716次
启方半导体适用于功率半导体应用的0.18微米高压BCD工艺开始量产 韩国唯一一家纯晶圆代工厂启方半导体(Key Foundry)今天宣布其0.18微米高压BCD(双极-.... 发表于 02-28 10:31 • 705次
SN74HC4040A 12 位异步二进制计数器 与其它产品相比 计数器/算术/奇偶校验功能 Technology Family VCC (Min) (V) VCC (Max) (V) Rating Operating temperature range (C) Package Group SN74HC4040A HC 2 6 Catalog -40 to 85 SO | 16 TSSOP | 16 发表于 01-08 17:46 • 403次
CD54HC190 高速 CMOS 逻辑可预设的同步 4 位 BCD 码十进制加/减计数器 CD54 /74HC190是异步预设的BCD十进制计数器,而CD54 /74HC191和CD54 /74HCT191是异步预设的二进制计数器。 通过低异步并行负载(LOAD)输入完成预置数字输入(A ?? D)上的数字预置。当LOAD \为高电平,计数使能(CTEN)为低电平时,计数发生,向下/向上(D /U)输入为低电平表示减计数或低电平表示向上计数。计数器与时钟从低到高的转换同步递减或递增。 当计数器发生上溢或下溢时,MAX /MIN输出(在计数期间为低电平)变高并且在一个时钟周期内保持高电平。此输出可用于高速级联中的先行进位(参见图1)。 MAX /MIN输出还启动纹波时钟(RCO)输出,该输出通常为高电平,变为低电平,并在时钟脉冲的低电平部分保持低电平。这些计数器可以使用RCO \进行级联(参见图2)。 如果将十进制计数器预设为非法状态或在接通电源时采用非法状态,则会返回正常序列中的一个或两个计数,如状态图所示(见图3)。 特性 2-V至6-VV CC 操作(?? HC190,191) 4.5 V至5.5 VV CC 操作(?? HCT191) 55至125°C的宽工作温度范围 同步计数和... 发表于 11-02 19:21 • 247次
CD54AC161 具有异步复位的同步可预设的二进制计数器 ?? AC161设备是4位二进制计数器。这些同步可预置计数器具有内部进位预测功能,适用于高速计数应用。这些器件完全可编程;也就是说,它们可以预设为0到9或15之间的任何数字。预设是同步的;因此,在负载输入处设置低电平会禁用计数器,并使输出在下一个时钟脉冲之后与设置数据一致,无论使能输入的电平如何。 清除功能是异步。清零(CLR)\输入的低电平将所有四个触发器输出设置为低电平,无论CLK,负载(LOAD)\或使能输入的电平如何。 进位外观 - 前端电路为n位同步应用提供级联计数器,无需额外的门控。有助于实现此功能的是ENP,ENT和纹波进位输出(RCO)。 ENP和ENT都必须高计数,并且ENT被前馈以启用RCO。当计数最大时(9或15,Q A 为高电平),启用RCO会产生高电平脉冲。这种高电平溢出纹波进位脉冲可用于实现连续级联级。无论CLK的电平如何,都允许ENP或ENT的转换。 计数器具有完全独立的时钟电路。在发生计时之前,修改操作模式的控制输入(ENP,ENT或LOAD \)的更改不会影响计数器的内容。计数器的功能(无论是启用,禁用,加载还是计数)仅由满足稳定设置和保持时间的条件决定。 特性 快速... 发表于 11-02 19:21 • 226次
CD54AC280 9 位奇偶校验发生器/校验器 ?? AC280和?? ACT280是采用高级CMOS逻辑技术的9位奇数/偶数奇偶校验发生器/检查器。偶数和奇数奇偶校验输出均可用于检查或生成长达9位的字的奇偶校验。甚至指示奇偶校验( E输出到另外的任何输入?AC280,?? ACT280奇偶校验器。 特性 缓冲输入 典型传播延迟 - 在V CC = 5V时为10ns ,T A = 25°C,C L = 50pF 超过MIL-STD-883的2kV ESD保护,方法3015 耐SCR闩锁CMOS工艺和电路设计 功耗显着降低的双极FAST ?? /AS /S速度 平衡传播延迟 AC类型具有1.5V至5.5V的工作电压和30%电源的均衡噪声抗扰度 ±24mA输出驱动电流 - 扇出至15 FAST ??集成电路 - 驱动器50 传输线 表征操作来自?? 40°至85°C FAST ??是飞兆半导体的商标。 参数 与其它产品相比 计数器/运算器/奇偶校验功能产品 Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) Voltage (Nom) (V) F @ Nom Voltage (Max) (Mhz) ICC @ Nom Voltage (Max) (mA) tpd @ Nom Voltage (Max) (ns) IOL (Max) (mA) Function Type... 发表于 11-02 19:21 • 186次
CD4060B-MIL CMOS 14 级纹波进位二进制计数器/除法器和振荡器 CD4060B由振荡器部分和14个纹波进位二进制计数器级组成。振荡器配置允许设计RC或晶体振荡器电路。提供RESET输入,将计数器复位到全O状态并禁用振荡器。 RESET线上的高电平完成复位功能。所有计数器阶段都是主从触发器。在 O )。所有输入和输出均完全缓冲。施密特触发器对输入脉冲线的作用允许无限制的输入脉冲上升和下降时间。 CD4060B系列类型采用16引脚密封双列直插式陶瓷封装(F3A后缀), 16引脚双列直插塑料封装(E后缀),16引脚小外形封装(M,M96,MT和NSR后缀),以及16引脚薄型收缩小外形封装(PW和PWR后缀)。 特性 15 V时12 MHz时钟频率 常用复位 完全静态操作 缓冲输入和输出 施密特触发器输入脉冲线 在20 V下测试静态电流100% 标准化,对称输出特性 5 V,10 V和15 V参数额定值 符合JEDEC暂定标准No. 13B的所有要求,“B ??系列说明的标准规范” CMOS器件?? 振荡器特性: 芯片上的所有有源元件 RC或晶体振荡器配置 RC振荡器频率为690 kHz最小电压15 V 应用 控制计数器 定时器 分频器 延时电路 参数 与其它产品相比 计数器/运算器/奇偶校验功能产品 ... 发表于 11-02 19:21 • 327次
CD40193B-MIL CMOS 可预设置的二进制加/减计数器(具有双时钟和复位功能) CD40192b可预置BCD向上/向下计数器和CD40193B可预设二进制向上/向下计数器均由4个同步时钟控制的门控“D”型触发器组成作为一个柜台。输入包括4个独立的阻塞线,一个PRESET \ ENABLE \控制,单独的CLOCK UP和CLOCK DOWN信号以及一个主RESET。提供四个缓冲Q信号输出以及用于多级计数方案的CARRY \和BORROW \输出。 计数器被清零,以便所有输出在RESET线上处于低电平状态。 RESET与时钟异步完成。当PRESET \ ENABLE \控制为低电平时,每个输出都可以与相应的卡纸输入电平的时钟异步编程。 计数器在CLOCK UP信号的正时钟沿计数一个计数如果CLOCK DOWN线为高电平。如果CLOCK UP线为高电平,计数器会对CLOCK DOWN信号的正时钟沿计数递减计数。 CARRY \和BORROW \信号为高电平,计数器向上或向下计数。在计数器达到计数模式下的最大计数后,CARRY \信号在半个时钟周期内变为低电平。在计数器达到倒计数模式下的最小计数后,BORROW \信号在半个时钟周期内变为低电平。通过将BORROW \和CARRY \输出分别连接到后续计数器... 发表于 11-02 19:21 • 680次
CD40161B-MIL 具有异步清零功能的 CMOS 同步可编程 4 位二进制计数器 CD40160B,CD40161B,CD40162B和CD40163B是4位同步可编程计数器。 CD40162B和CD40163B的CLEAR功能是同步的,CLEAR \输入的低电平在下一个正的CLOCK边沿将所有四个输出设置为低电平。 CD40160B和CD40161B的CLEAR功能是异步的,CLEAR \输入的低电平将所有四个输出设置为低电平,而不管CLOCK,LOAD \或ENABLE输入的状态如何。 LOAD \输入的低电平禁用计数器,并使输出与下一个CLOCK脉冲后的设置数据一致,无论ENABLE输入的条件如何。 进位预测电路提供用于n位同步应用的级联计数器,无需额外的门控。完成此功能的工具有两个计数使能输入和一个进位输出(C OUT )。当PE和TE输入均为高电平时,计数启用。 TE输入被前馈以使能C OUT 。该使能输出产生正输出脉冲,其持续时间约等于Q1输出的正部分。该正溢出进位脉冲可用于实现连续级联级。当时钟为高电平或低电平时,可能会发生PE或TE输入的逻辑转换。 CD40160B类型采用16引脚密封双列直插式陶瓷封装(F3A后缀)。 CD40161B型采用16引脚密封双列直插式陶瓷封装(F3A后缀),16引脚双列直插塑料封装(E后... 发表于 11-02 19:21 • 673次
CD4518B-MIL CMOS 双路 BCD 加计数器 CD4518双BCD上行计数器和CD4520双二进制上行计数器均由两个相同的内部同步4级计数器组成。计数器级是D型触发器,具有可互换的CLOCK和ENABLE线,用于递增正向或负向转换。对于单机操作,ENABLE输入保持高电平,计数器在CLOCK的每个正向转换时前进。计数器在其RESET线上被高电平清零。 通过将Q4连接到后续计数器的使能输入,同时后者的CLOCK输入保持低电平,可以在纹波模式下级联计数器。 CD4518B和CD4520B型采用16引脚密封双列直插陶瓷封装(F3A后缀),16引脚双列直插塑料封装(E后缀),16引脚小型-outline包(M,M96和NSR后缀)和16引脚薄收缩小外形封装(PW和PWR后缀)。 特性 中速操作 - 10 V时的6 MHz典型时钟频率 正或负 - 边沿触发 同步内部进位传播 100%测试20 V时的静态电流 在整个封装温度下,18 V时的最大输入电流为1μA范围;在18 V和25°C下100 nA 噪声容限(在整个封装温度范围内): 1 V,V DD = 5 V 2 V V DD = 10 V 2.5 V V DD = 15 V 5 V,10 V和15 V参数额定值 标准化,对称输出特性 符合JEDEC暂定标准No. 13B的所有... 发表于 11-02 19:21 • 357次
CD54HC161 具有异步复位的高速 CMOS 逻辑 4 位二进制计数器 ?? HC161,?? HCT161,?? HC163和?? HCT163是可预设的同步计数器,具有先行进位逻辑,可用于高电平高速计数应用程序。 ?? HC161和?? HCT161分别是异步复位十进制和二进制计数器; ?? HC163和?? HCT163器件分别是十进制和二进制计数器,它们与时钟同步复位。计数和并行预置都与时钟的负到正转换同步完成。 同步并行使能输入SPE的低电平禁用计数操作并允许P0到P3的数据输入要加载到计数器中(前提是满足SPE的建立和保持要求)。 所有计数器在主复位输入MR上以低电平复位。在?? HC163和?? HCT163计数器(同步复位类型)中,必须满足相对于时钟的建立和保持时间要求。 每个计数器中有两个计数使能,PE和TE提供n位级联。在所有计数器中,无论SPE \,PE和TE输入的电平(以及时钟输入,CP,在?? HC161和?? HCT161类型中)都会发生复位操作。 如果是十年计数器当电源被施加电源时,它被预置为非法状态或呈现非法状态,它将以一个计数返回到正常序列,如状态图所示。 先行进位功能简化了串行级联计数器。两个计数使能输入(PE和TE)必须为高才能计数。 TE输入通过所有四个级的Q输出进行门控,以便在最大计数时,终... 发表于 11-02 19:21 • 218次
CD54AC283 具有快速进位的 4 位二进制全加器 具有快速进位的?? AC283和?? ACT283 4位二进制加法器,采用先进的CMOS逻辑技术。如果总和超过15,这些器件会添加两个4位二进制数并生成进位。 由于add函数的对称性,该器件可与所有高电平有效操作数一起使用(正逻辑)或所有低电平有效操作数(负逻辑)。使用正逻辑时,如果没有进位,则必须将进位输入连接为低电平。 特性 缓冲输入 超过2kV ESD保护MIL-STD-883,方法3015 SCR -Lackup-Resistant CMOS工艺和电路设计 双极FAST ?? /AS /S速度显着降低功耗 平衡传播延迟 AC类型具有1.5V至5.5V的工作电压和30%供电时的平衡噪声抗扰度 ±24mA输出驱动电流 - 扇出至15 FAST ??集成电路 - 驱动器50 传输线 表征操作来自?? 40°至85°C FAST ??是Fairchild Semiconductor的商标。 参数 与其它产品相比 计数器/运算器/奇偶校验功能产品 Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) Voltage (Nom) (V) F @ Nom Voltage (Max) (Mhz) ICC @ Nom Voltage (Max) (mA) tpd @ Nom Voltage (Max) (ns) IOL (Max) (mA) ... 发表于 11-02 19:21 • 102次
CD4516B-MIL CMOS 可预设置的二进制加/减计数器 CD4510B可预置BCD向上/向下计数器和CD4516可预置二进制向上/向下计数器由四个同步时钟控制的D型触发器组成(带有门控结构)提供T型触发器功能)作为计数器连接。这些计数器可以通过RESET线上的高电平清除,并且可以通过PRESET ENABLE线上的高电平预设为卡纸输入上的任何二进制数。 CD4510B将在向上模式下最多两个时钟脉冲计数非BCD计数器状态,在向下模式下最多四个时钟脉冲。 如果保持CARRY-IN输入低电平,计数器在每个正向时钟转换时上升或下降。同步级联是通过并联所有时钟输入并将不太重要的级的CARRY-OUT连接到更重要级的CARRY-IN来实现的。 CD4510B和CD4516B可以级联在纹波中通过将CARRY-OUT连接到下一级的时钟来实现模式。如果在终端计数期间UP /DOWN输入发生变化,则必须使用时钟门控CARRY-OUT,并且在时钟为高电平时必须更改UP /DOWN输入。该方法为随后的计数阶段提供干净的时钟信号。 (见图15)。 这些器件类似于MC14510和MC14516。 CD4510B和CD4516B类型采用16引脚双列直插塑料封装( E后缀),16引脚小外形封装(NSR后缀)和16引脚薄缩小外... 发表于 11-02 19:21 • 344次
CD4017B-MIL 具有 10 个解码输出的 CMOS 十进制计数器 CD4017B和CD4022B分别是具有10和8个解码输出的5级和4级Johnson计数器。输入包括CLOCK,RESET和CLOCK INHIBIT信号。 CLOCK输入电路中的施密特触发器动作提供脉冲整形,允许无限制的时钟输入脉冲上升和下降时间。 如果CLOCK INHIBIT信号为低电平,这些计数器在正时钟信号转换时提前一位计数。当CLOCK INHIBIT siganl为高电平时,禁止通过时钟线的计数器前进。高RESET信号将计数器清零至零计数。 Johnson计数器配置的使用允许高速操作,2输入解码门控和无尖峰解码输出。提供防锁定门控,从而确保正确的计数顺序。解码输出通常为低并且仅在它们各自的解码时隙处变高。每个解码输出在一个完整时钟周期内保持高电平。 CAR40-B信号在CD4017B中每10个时钟输入周期或CD4022B中每8个时钟输入周期完成一次,用于在多器件计数链中对后续器件进行纹波时钟。 CD4017B和CD4022B采用16引脚密封双列直插式陶瓷封装(F3A后缀),16引脚双列直插塑料封装(E后缀),16引脚小外形封装(NSR后缀)和16引脚薄收缩小外形封装(PW和PWR后缀)。 CD4017B类型还提供16引脚小外形封装(M和M9... 发表于 11-02 19:21 • 483次
CD54ACT283 具有快速进位的 4 位二进制全加器 具有快速进位的?? AC283和?? ACT283 4位二进制加法器,采用先进的CMOS逻辑技术。如果总和超过15,这些器件会添加两个4位二进制数并生成进位。 由于add函数的对称性,该器件可与所有高电平有效操作数一起使用(正逻辑)或所有低电平有效操作数(负逻辑)。使用正逻辑时,如果没有进位,则必须将进位输入连接为低电平。 特性 缓冲输入 超过2kV ESD保护MIL-STD-883,方法3015 SCR -Lackup-Resistant CMOS工艺和电路设计 双极FAST ?? /AS /S速度显着降低功耗 平衡传播延迟 AC类型具有1.5V至5.5V的工作电压和30%供电时的平衡噪声抗扰度 ±24mA输出驱动电流 - 扇出至15 FAST ??集成电路 - 驱动器50 传输线 表征操作来自?? 40°至85°C FAST ??是Fairchild Semiconductor的商标。 参数 与其它产品相比 计数器/运算器/奇偶校验功能产品 Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) Voltage (Nom) (V) F @ Nom Voltage (Max) (Mhz) ICC @ Nom Voltage (Max) (mA) tpd @ Nom Voltage (Max) (ns) IOL (Max) (mA) ... 发表于 11-02 19:21 • 132次
CD4018B-MIL CMOS 可预设置 N 分频计数器 CD4018B类型包括5个Johnson-Counter阶段,每个阶段的缓冲Q输出和计数器预设控制选通。提供时钟,复位,数据,预设启用和5个单独的JAM输入。通过将Q \ 5,Q \ 4,Q \ 3,Q \ 2,Q \ 1信号分别馈送回DATA输入,可以实现10,8,6,4或2个计数器配置的除法。通过使用CD4011B来控制到DATA输入的反馈连接,可以实现9,7,5或3个除计数器配置。通过使用多个CD4018B单元可以实现大于10的除法功能。计数器在正时钟信号转换时提前计数一次。时钟线上的施密特触发器动作允许无限制的时钟上升和下降时间。高RESET信号将计数器清零至全零状态。高PRESET-ENABLE信号允许JAM输入信息预设计数器。提供防锁定门控以确保正确的计数顺序。 CD4018B型采用16引脚密封双列直插式陶瓷封装(F3A后缀),16引脚双列直插式塑料封装(E后缀),16引脚小外形封装(M,M96,MT和NSR后缀),以及16引脚薄型收缩小外形封装(PW和PWR后缀)。 特性 中速运行???? 10 MHz(典型值)V DD ?? V SS = 10 V 完全静态工作 100%测试20 V时的静态电流 标准化,对称输出特性 5 V,10 V和15 V参数额定值 在整个封装温... 发表于 11-02 19:21 • 475次
CD54HC192 高速 CMOS 逻辑可预设的同步 4 位 BCD 码十进制加/减计数器 ?? HC192,?? HC193和?? HCT193分别是异步预置的BCD十进制和二进制向上/向下同步计数器。 将计数器预设为预设数据输入(P0-P3)上的数字是通过LOW异步并行负载输入(PL)来完成的。计数器在Clock-Up输入的低到高转换(和Clock-Down输入的高电平)上递增,并在Clock-Down输入的低到高转换时递减(和高电平时钟输入)。 MR输入的高电平会覆盖任何其他输入,以将计数器清零为零状态。终端向上计数(进位)在达到零计数之前的半个时钟周期内变为低电平,并在零计数时返回高电平。倒计数模式下的终端倒计数(借用)同样在最大计数之前的半个时钟周期内变低(192中的9和193中的15)并且在最大计数时返回高。通过将较低有效计数器的进位和借位输出分别连接到下一个最重要的计数器的Clock-Up和CLock-Down输入来实现级联。 如果存在十进制计数器非法状态或在接通电源时采取非法状态,它将按一个计数返回正常顺序,如状态图所示。 特性 同步计数和异步加载 N位级联的两个输出 前瞻进行高速计数 扇出(超温范围) 标准输出。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10 LSTTL负载 总线驱动器输出。 。 。 。 。 。 。 。 。... 发表于 11-02 19:21 • 346次
CD40192B-MIL CMOS 可预置 BCD 加/减计数器(具有重置功能的双时钟) CD40192b可预置BCD向上/向下计数器和CD40193B可预设二进制向上/向下计数器均由4个同步时钟控制的门控“D”型触发器组成作为一个柜台。输入包括4个独立的阻塞线,一个PRESET \ ENABLE \控制,单独的CLOCK UP和CLOCK DOWN信号以及一个主RESET。提供四个缓冲Q信号输出以及用于多级计数方案的CARRY \和BORROW \输出。 计数器被清零,以便所有输出在RESET线上处于低电平状态。 RESET与时钟异步完成。当PRESET \ ENABLE \控制为低电平时,每个输出都可以与相应的卡纸输入电平的时钟异步编程。 计数器在CLOCK UP信号的正时钟沿计数一个计数如果CLOCK DOWN线为高电平。如果CLOCK UP线为高电平,计数器会对CLOCK DOWN信号的正时钟沿计数递减计数。 CARRY \和BORROW \信号为高电平,计数器向上或向下计数。在计数器达到计数模式下的最大计数后,CARRY \信号在半个时钟周期内变为低电平。在计数器达到倒计数模式下的最小计数后,BORROW \信号在半个时钟周期内变为低电平。通过将BORROW \和CARRY \输出分别连接到后续计数器... 发表于 11-02 19:21 • 768次
CD54ACT163 具有同步复位的同步可预设的二进制计数器 ?? ACT163器件是4位二进制计数器。这些同步可预设计数器具有内部进位前瞻功能,适用于高速计数设计。通过使所有触发器同时计时以使得输出在由计数使能(ENP,ENT)输入和内部门控指示时彼此一致地改变来提供同步操作。这种工作模式消除了通常与同步(纹波时钟)计数器相关的输出计数尖峰。缓冲时钟(CLK)输入触发时钟波形上升(正向)边沿的四个触发器。 计数器完全可编程;也就是说,它们可以预设为0到9或15之间的任何数字。预设是同步的;因此,在负载输入处设置低电平会禁用计数器,并使输出在下一个时钟脉冲之后与设置数据一致,无论使能输入的电平如何。 清除功能是同步。无论使能输入的电平如何,清零(CLR)\输入的低电平都会在CLK的下一次低电平到高电平转换后将所有四个触发器输出设置为低电平。这种同步清除允许通过解码Q输出以获得所需的最大计数来容易地修改计数长度。用于解码的门的低电平有效输出连接到CLR \以同步清除计数器0000(LLLL)。 进位超前电路为n位同步应用提供级联计数器没有额外的门控。 ENP,ENT和纹波进位输出(RCO)有助于实现此功能。 ENP和ENT都必须高计数,并且ENT被前馈以启用RCO。... 发表于 11-02 19:20 • 161次
CD4029B-MIL CMOS 可预设置的加/减计数器 CD4029B由一个四级二进制或BCD十进制加/减计数器组成,在两种计数模式下均提供先行进位。输入包括单个CLOCK,CARRY-IN \(CLOCK ENABLE \),BINARY /DECADE,UP /DOWN,PRESET ENABLE和四个单独的JAN信号,Q1,Q2,Q3,Q4和一个CARRY OUT \信号作为输出。 高PRESET ENABLE信号允许JAM INPUTS信息将计数器预设为与时钟异步的任何状态。当每个JAM线为低电平时,当PRESET-ENABLE信号为高电平时,将计数器复位为零计数。当CARRY-IN \和PRESET ENALBE信号为低电平时,计数器在时钟正跳变时前进一次。当CARRY-IN \或PRESET ENABLE信号为高电平时,进程被禁止。 CARRY-OUT \信号通常为高电平,当计数器在UP模式下达到最大计数或在DOWN模式下达到最小计数时,如果CARRY-IN \信号为低电平,则变为低电平。处于低状态的CARRY-IN \信号因此可以被认为是CLOCK ENABLE \。不使用时,CARRY-IN \端子必须连接到V SS 。 当BINARY /DECADE输入为高电平时,完... 发表于 11-02 19:20 • 267次
CD4020B-MIL CMOS 14 级纹波进位二进制计数器/除法器 CD4020B,CD4024B和CD4040B是纹波进位二进制计数器。所有计数器阶段都是主从触发器。计数器的状态对每个输入脉冲的负转变进行一次计数; RESET线上的高电平将计数器重置为全零状态。输入脉冲线上的施密特触发器动作允许无限制的上升和下降时间。所有输入和输出均经过缓冲。 CD4020B和CD4040B型采用16引脚密封双列直插式陶瓷封装(F3A后缀),16引脚双列直插塑料封装(E后缀),16引脚小外形封装(NSR后缀)和16引脚薄收缩小外形封装(PW和PWR后缀)。 CD4040B型还提供16引脚小外形封装(M和M96后缀)。 CD4024B类型采用14引脚密封双列直插陶瓷封装(F3A后缀), 14引脚双列直插塑料封装(E后缀),14引脚小外形封装(M,MT,M96和NSR后缀),以及14引脚薄型收缩小外形封装(PW和PWR后缀) 。 特性 中速操作 完全静态操作 缓冲输入和输出 100%测试20 V时的静态电流 标准化,对称输出特性 完全静态操作 常用复位 5V,10V和15V参数额定值 在整个封装温度范围内,18 V时的最大输入电流为1μA;在18 V和25°C下100 nA 噪声容限(在整个封装温度范围内): V DD = 5 V时为1 V 2 V at ... 发表于 11-02 19:20 • 537次
SN74HC4060-Q1 汽车类 14 级异步二进制计数器和振荡器 HC4060-Q1器件包含一个振荡器部分和14个纹波进位二进制计数器级。此振荡器配置可实现RC-或者晶体振荡器电路设计。时钟(CLKI)输入上的高到低转换增加了计数器的值。清除(CLR)输入上的高电平会关闭振荡器( CLKO 变为高电平而CLKO变为低电平)并且将计数器复位清零(所有的Q输出为低电平)。 特性 符合汽车应用要求 2V至6V的宽运行电压范围 输出可驱动多达10个低功耗肖特基晶体管逻辑电路(LSTTL)负载 低功耗,I CC 最大80μA t pd 典型值= 14 ns ±4mA输出驱动(在5V时间) 低输出电流,最大值1μA 实现相移振荡电路(RC) - 或者晶体振荡器电路的设计 参数 与其它产品相比 计数器/算术/奇偶校验功能 Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) Voltage (Nom) (V) F @ Nom Voltage (Max) (Mhz) ICC @ Nom Voltage (Max) (mA) tpd @ Nom Voltage (Max) (ns) IOL (Max) (mA) IOH (Max) (mA) Function Type Rating Operating Temperature Range (C) Pin/Package var ... 发表于 10-16 10:08 • 296次